|

【Maker電子學】SPI 界面解密—PART 3

   
作者:Bird

上篇文章【Maker電子學】SPI 界面解密—PART 2,我們聊了 SPI 的核心—移位暫存器的邏輯結構與它的工作原理,這次我們繼續來深入探討 SPI 運作時的訊號。

一對一

SPI 允許一對一、一對多的連接。這邊先來看一個最簡單的 case:一個 master 連接一個 slave(之前提過,這樣的 SPI 連接需要三到四個訊號):

  • MOSI–master out slave in,從 master 送往 slave 的串列資料
  • MISO–master in slave out,從 slave 送往 master 的串列資料
  • CLK–用來驅動移位暫存器、取樣資料的 clock 訊號
  • SS–slave select,用來選擇 slave 的訊號(在某些系統中可以省略)

(圖片來源:Bird 提供)

先來看一個典型的 SPI 時序圖:

本文為會員限定文章

立即加入會員! 全站文章無限看~

                               

已經是會員? 按此登入

只需不到短短一分鐘...

輸入您的信箱與ID註冊即可享有一切福利!

會員福利
1

免費電子報

2

會員搶先看

3

主題訂閱

4

好文收藏

Liang Bird

Author: Liang Bird

在外商圈電子業中闖蕩多年,經歷過 NXP、Sony、Crossmatch 等企業,從事無線通訊、影像系統、手機、液晶面板、半導體、生物辨識等不同領域產品開發。熱愛學習新事物,協助新創團隊解決技術問題。台大農機系、台科大電子所畢業,熱愛賞鳥、演奏管風琴、大提琴、法國號,亦是不折不扣的熱血 maker。

Share This Post On

Submit a Comment

發佈留言必須填寫的電子郵件地址不會公開。 必填欄位標示為 *